处理中...

首页 > 资料大全 > 技术资料 >

共模电感中的漏感是如何形成的

共模电感中的漏感是如何形成的
来源:网络整理 时间:2019-10-10

漏感是电机初次级在耦合的过程中漏掉的那一部份磁通,漏感应该是线圈所产生的磁力线不能都通过次级线圈,因此产生漏磁的电感称为漏感。

漏感在共模电感中的应用

对理想的电感模型而言,当线圈绕完后,所有磁通都集中在线圈的中心内。但通常情况下环形线圈不会绕满一周,或绕制不紧密,这样会引起磁通的泄漏。共模电感有两个绕组,其间有相当共模电感大的间隙,这样就会产生磁通泄漏,并形成差模电感。

因此,共模电感一般也具有一定的差模干扰衰减能力。

在滤波器的设计中,我们也可以利用漏感。如在普通的滤波器中,仅安装一个共模电感,利用共模电感的漏感产生适量的差模电感,起到对差模电流的抑制作用。有时,还要人为增加共模扼流圈的漏电感,提高差模电感量,以达到更好的滤波效果。

漏感在共模电感中形成原因

共模电感(滤波器)的漏感是如何形成的呢?紧密绕制,且绕满一周的环形线圈,即使没有磁芯,其所有磁通都集中在线圈“芯”内。但是,如果环形线圈没有绕满一周,或者绕制不紧密,那么磁通就会从芯中泄漏出来。这种效应与线匝间的相对距离和螺旋管芯体的磁导率成正比。共模扼流圈有两个绕组,这两个绕组被设计成使它们所流过的电流沿线圈芯传导时方向相反,从而使磁场为0。如果为了安全起见,芯体上的线圈不是双线绕制,这样两个绕组之间就有相当大的间隙,自然就引起磁通“泄漏”,这即是说,磁场在所关心的各个点上并非真正为0。共模扼流圈的漏感是差模电感。事实上,与差模有关的磁通必须在某点上离开芯体,换句话说,磁通在芯体外部形成闭合回路,而不仅仅只局限在环形芯体内。

如果芯体具有差模电感,那么,差模电流就会使芯体内的磁通发生偏离零点,如果偏离太大,芯体便会发生磁饱和现象,使共模电感基本与无磁芯的电感一样。结果,共模辐射的强度就如同电路中没有扼流圈一样。差模电流在共模环形线圈中引起的磁通偏离可由下式得出:

式中,是芯体中的磁通变化量,Ldm是测得的差模电感,是差模峰值电流,n为共模线圈的匝数。

由于可以通过控制B总,使之小于B饱和,从而防止芯体发生磁饱和现象,有以下法则:

式中,是差模峰值电流,Bmax是磁通量的偏离,n是线圈的匝数,A是环形线圈的横截面积。Ldm是线圈的差模电感。

共模扼流圈的差模电感可以按如下方法测得:将其一引腿两端短接,然后测量另外两腿间的电感,其示值即为共模扼流圈的差模电感。

综述

共模扼流圈能发挥一定的作用是由于μcm比μdm大好几个数量级的缘故,因为共模电流通常很小,可以通过使L/D保持在较低值来获得更小的μdm。

为了得到共模电感,同时又要使差模电感小,好是采用横截面积较大的磁芯绕制成多匝线圈。采用较大的螺旋管磁芯,也并非一定要这样的磁芯,可在共模扼流圈内并入有效的差模电感。因为差模磁通是远离磁芯(环形结构)的,因此可能会产生极强的辐射。尤其是滤波器安装在PCB板上的情况下,这种辐射可以耦合到电源线,使传导发射增强。当磁性材料被带到场内时(例如,环形磁芯放置在铁壳里),差模磁导率就可能会显著地增加,从而由于差模电流而导致磁芯的饱和。

云汉芯城被列入“全国供应链创新与应用试点企业”,是中国B2B百强企业,中国元器件分销30强,电子元器件采购网企业,国内IC交易网知名品牌,一站满足您的电子元器件采购需求!

(免责声明:素材来自网络,由云汉芯城小编搜集网络资料编辑整理,如有问题请联系处理!)