处理中...

首页 > 资料大全 > 解决方案 >

台积电推20奈米+CoWoS下世代晶片设计

台积电推20奈米+CoWoS下世代晶片设计
来源:钜亨网 时间:2012-10-10

台积电 (2330-TW)(TSM-US)今(9)日宣布,业界成功推出支援 20奈米 制程与CoWoS(Chip on Wafer on Substrate)技术的设计参考流程。台积电表示,展现该公司在开放创新平台(OIP)架构中支援20奈米与CoWoS技术的设计环境已准备就绪。

台积电表示,20奈米参考流程采用现行经过验证的设计流程协助客户实现双重曝影技术,藉由双重曝影技术所需知识的布局与配线、时序、实体验证及可制造性设计(DFM),电子设计自动化(EDA)领导厂商通过验证的设计工具能够支援台积电20奈米制程。

通过台积电矽晶片验证的CoWoS参考流程则能够整合多晶片以支援高频宽与低功耗应用,加速3D IC设计产品的上市时间,晶片设计业者亦受惠于能够使用电子设计自动化厂商现有的成熟设计工具进行设计。

台积电研究发展副总经理侯永清表示,这些参考流程完整地提供了晶片设计业者该公司先进的20奈米与CoWoS技术以协助他们尽早开始设计开发产品,对该公司及其开放创新平台设计生态环境伙伴而言,该公司首要目标在于能够及早并完整地提供先进的矽晶片与生产技术给客户。

热门推荐

更多 >
ESP32-S3 2022-03-16
RG200U 2022-03-16
USR-C322 2022-03-16

资料浏览排行榜

更多 >
商品名称 大小 浏览量
1 EPCS128SI16N 0.94MB 22198次
2 1N4001 0.19MB 18112次
3 DAC1220E 0.95MB 16435次
4 EP1C6Q240I7N 2.47MB 15980次
5 GRM32RR71H105... 0.10MB 14172次
6 DR127-3R3-R 0.72MB 11847次
7 DMG2305UX-7 0.40MB 9416次
8 DS1337U+ 0.28MB 9196次
9 DMP2008UFG-7 0.24MB 9194次
10 DX4R105JJCR18... 0.26MB 9109次