处理中...

首页 > 资料大全 > 解决方案 >

低电压,高电流延时电路设计

低电压,高电流延时电路设计
来源:EDN电子设计技术 时间:2012-04-13

本电路由LM339四个电压比较器用来产生时间延迟和控制在低电压高电流输出。 比较器的三个平行的有线驾驶中型功率PNP晶体管(2N2905或类似)这反过来又驱动高电流NPN晶体管(TIP35或类似)。

第四个比较器用来产生时间延迟后,常闭开关打开。两个电阻(36K和62K)用作分压器,适用于大约三分之二的电池电压三分之二的(+)比较器输入,或约2伏。延迟时间后,打开开关将围绕一个时间常数使用50uF电容和100K的可变电阻,或约(50u * 10万)= 5秒。时间可以通过调整电阻降低到一个较低的值或使用较小的电容器。较长的时间可以得到一个更大的电阻或电容。操作上更高的电压电路,10欧姆的电阻应增加比例,(4.5伏= 15欧姆)。

热门推荐

更多 >
ESP32-S3 2022-03-16
RG200U 2022-03-16
USR-C322 2022-03-16

资料浏览排行榜

更多 >
商品名称 大小 浏览量
1 EPCS128SI16N 0.94MB 22196次
2 1N4001 0.19MB 18109次
3 DAC1220E 0.95MB 16434次
4 EP1C6Q240I7N 2.47MB 15978次
5 GRM32RR71H105... 0.10MB 14169次
6 DR127-3R3-R 0.72MB 11845次
7 DMG2305UX-7 0.40MB 9415次
8 DS1337U+ 0.28MB 9196次
9 DMP2008UFG-7 0.24MB 9192次
10 DX4R105JJCR18... 0.26MB 9107次