处理中...

首页 > 资料大全 > 解决方案 >

应对SoC设计复杂度 Synopsys推基于FPGA原型验证系统

应对SoC设计复杂度 Synopsys推基于FPGA原型验证系统
来源:中国电子网 时间:2012-11-27

近日,新思科技公司(Synopsys, Inc.)宣布推出其SynopsysHAPS®-70系列基于 FPGA 的原型验证系统,从而扩展了其HAPS产品线以应对系统级芯片(SoC)设计的不断增加的规模及复杂度。

HAPS-70系统提供了紧密集成的原型验证软件和硬件,包括高速时域多路复用(HSTDM)技术,它与新的HapsTrak 3 I/O 连接器 相结合可提供比传统的连接器和引脚复用技术高出可达3倍的原型性能改进。此款新的原型系统利用了一个可扩展的架构以及一代的赛灵思Virtex-7 FPGA器件,以支持范围广泛的、各种大小的设计,其容量可从1200万到1.44亿个专用 集成电路 (ASIC)门。Virtex-7’s I/Obank和HapsTrak 3连接器之间的灵活性及匹配的引脚连接,使HAPS用户能够将I/O带宽用在需要的地方,同时使未用管脚的数量减至少。

热门推荐

更多 >
ESP32-S3 2022-03-16
RG200U 2022-03-16
USR-C322 2022-03-16

资料浏览排行榜

更多 >
商品名称 大小 浏览量
1 EPCS128SI16N 0.94MB 22192次
2 1N4001 0.19MB 18106次
3 DAC1220E 0.95MB 16429次
4 EP1C6Q240I7N 2.47MB 15973次
5 GRM32RR71H105... 0.10MB 14166次
6 DR127-3R3-R 0.72MB 11842次
7 DMG2305UX-7 0.40MB 9411次
8 DS1337U+ 0.28MB 9192次
9 DMP2008UFG-7 0.24MB 9188次
10 DX4R105JJCR18... 0.26MB 9103次